【摘要】:通过设计电压取样电路版图,掌握Cadence软件环境设置、设计规则,Cadence Virtuoso Schematic Editor和Cadence Virtuoso Layout Editor操作,以及物理验证流程。
情境4 电压取样电路版图设计
【学习目标】
(1)熟悉电压取样电路原理;(2)熟悉电阻的绘制方法;;
(3)理解匹配的概念;
(4)了解匹配的技巧。
【重点难点】
(1)精确电阻的绘制方法;
(2)电压取样电路的版图绘制;
(3)电阻匹配的技巧。
【参考学时】
参考学时为6学时。
1.任务目的
通过设计电压取样电路版图,掌握Cadence软件环境设置、设计规则,Cadence Virtuoso Schematic Editor和Cadence Virtuoso Layout Editor操作,以及物理验证流程。
2.任务要求
完成Cadence设计软件环境的设置后,将给定电压取样电路的电路图通过Cadence Virtuoso Schematic Editor绘制出来,通过Cadence Virtuoso Layout Editor绘制电压取样电路版图,并通过物理验证。
3.电路图
电压取样电路图如图4.1所示。
图4.1 电压取样电路图
免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。