2.3.2 由TS组合构成的交换网络
小容量的数字交换网络可以用上述方法构成。但当容量很大时,不能无限地增加在一条复用线上的时隙数,这时可采用空分接线器来完成时隙的空间交换功能。
TS组合可构成TS、ST、TST形式的数字交换网络,下面以TST交换网络为例进行介绍。
TST是三级交换网络,它的两侧为时分接线器,中间一级为空分接线器,如图2.21所示。
图2.21 TST网络的工作原理
T接线器每侧有6个,每个T接线器可容纳1套PCM系统,可完成32个输入时隙与32个输出时隙间的交换。初级话音存储器用SMA0~SMA5表示,次级话音存储器用SMB0~SMB5表示。初级控制存储器用CMA0~CMA5表示,次级控制存储器用CMB0~CMB5表示。空分接线器为6×6的矩阵,控制存储器有6个,对应于6条输出复用线,用CMC0~CMC5表示。初级T接线器与S级间的链路称为网络的第一级内部链路,S级与次级T接线器间的链路称为网络的第二级内部链路。每条内部链路都是时分复用的,复用度是32。
TST交换网络中的T接线器有四种安排方式。常用的组合方式有两种:一种是初级T接线器采用控制写入、顺序读出方式,次级T接线器采用顺序写入、控制读出方式;另一种是初级T接线器采用顺序写入、控制读出方式,次级T接线器采用控制写入、顺序读出方式。如果采用前一种,假设要完成HW0TS5输入时隙与HW5TS20输出时隙的交换,那么如何构造转发表呢?
首先由处理机在32个内部时隙中寻找一个空闲时隙,这必须是在SMA0侧和SMB5侧都空闲的同一个时隙。设找到的第10时隙,就在CMA0的第5单元(对应于第5个内部时隙)中写10,在CMB5的第20单元中写10,在CMC5的第10单元中写入1,这样转发表就构造完成了。
以后每一帧的第5输入时隙的话音信息都写入SMA1的第10单元中,在CMA0的控制下,于第10内部时隙读出。在CMC5的第10单元中写入1,表示在第10内部时隙到来时,第6条输出线与第1条输入线的交叉点闭合,上述话音信息就通过S级写入SMB5的第10个单元。在CMB5的控制下,当输出时隙20到达时,就被读出到输出线上,完成交换。
上述过程只实现了一个方向的话音信息传送。结合图2.21,建立另一方向的通信通路,就是要完成HW5TS20输入时隙与HW0TS5输出时隙的交换。为此,必须再选用一个内部时隙。为简化控制,可使两个方向的内部时隙具有一定的对应关系,一般相差半帧。设一个方向选用第10个时隙,当内部链路复用度为32时,另一方向应选用的时隙为10+32/2=26。这种相差半帧的成对内部时隙选择法又叫反相法(Antiphase Method)。按反相法工作的各级控制存储器的填写如图2.21所示。
如果初级T接线器采用顺序写入、控制读出,次级T接线器采用控制写入、顺序读出,则对照图2.21不难想象,凡是有关T接线器的控制存储器的地址和内容都颠倒一下,而有关S接线器的控制存储器的地址和内容仍然相同。例如:CMA0原来是在第5单元写入10去控制SMA0的写入,表示将输入线上的5时隙的话音控制写入10单元,当内部时隙10到来时,顺序读出SMA0第10单元(相当于输入第5时隙)的内容;现在则应在CMA0的第10单元写入5,去控制SMA0的读出,表示输入第5时隙到来的话音,按顺序写入SMA0的第5单元,而在内部时隙10到来时被控制读出。
对于TST网络来说,输入T接线器和输出T接线器的控制存储器是可以合用的。观察图2.21可以看出,在双向通路所选用的内部时隙存在一定的对应关系时,CMA0和CMB0可以合并,CMA5和CMB5可以合并,其他同号输入/输出复用线的初级T和次级T的CM对也可以合并。在相差半帧的关系时,CMA0的地址5中内容为10,CMB0的地址5中的内容是26,相同地址中的内容相差半帧的数量,这反映了两者具有合并的可能性。
在出入两侧T接线器的控制存储器合并后,如何用同一个控制存储器既控制输入SM的写入又控制输出SM的读出呢?可以这样做,在输入5时隙到来时,用5地址的内容控制SMA0的写入,同时将内容10变换为26去控制SMB0的读出,就可以实现控制存储器的合并;另一种相反工作方式的控制存储器的合并方法读者可以自己考虑。
根据实际需要,也可以用多个DSE构成不同容量的交换网络。
免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。