1.CD40110芯片结构及原理
40110为十进制可逆计数器/锁存器/译码器/驱动器,具有加减计数,计数器状态锁存,七段显示译码输出等功能。图5-36为40110有2个计数时钟输入端CPU和CPD分别用作加计数时钟输入和减计数时钟输入。由于电路内部有一个时钟信号预处理逻辑,因此当一个时钟输入端计数工作时,另一个时钟输入端可以是任意状态。
图5-36 CD40110管脚图
40110的进位输出CO和借位输出BO一般为高电平,当计数器从0~9时,BO输出负脉冲; 从9~0时CO输出负脉冲。在多片级联时,只需要将CO和BO分别接至下级40110的CPU和CPD端,就可组成多位计数器。但要接下拉电阻以增强电路的稳定性。表5-8为CD40110真值功能表。
引出端符号: 推荐工作条件:
BO 借位输出端 储存稳定…………-65~150℃
CO 进位输出端 电源电压范围…………3~18V
CPD 减计数器时钟输入端 输入电压范围…………0V~VDD
CPU 加计数器时钟输入端 工作温度范围
CR 清除端 M类…………-55~125℃
/CT 计数允许端 E类…………-40~85℃
/LE 锁存器预置端 极限值:
VDD 正电源 电源电压………-0.5~18V
Vss 地 输入电压………-0.5V~VDD+0.5V
Ya~6g 锁存译码输出端 输入电流……………±10m A
表5-8 CD40110真值表功能表
2.CD40110应用电路
图5-37 CD40110的经典应用电路
电路解析:
①NE555及其外围电路为秒脉冲信号发生器。周期T=0.69×(R2+2R3) ×C2。
②C1、R1为上电清零电路,并联开关S1为手动清零按键。
③R4、D1为脉冲指示电路。脉冲输出为高电平时,灯亮。为低时,灯灭。
④CD40110为十进制计数芯片带有驱动数码管功能。
⑤CD4511为显示驱动芯片,RN1为限流电阻,所用的数码管为共阴极。
免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。